测试软件运行后,示波器会自动设置时基、垂直增益、触发等参数进行测量并汇总成一 个测试报告,测试报告中列出了测试的项目、是否通过、spec的要求、实测值、margin等。 自动测试软件进行DDR4眼图睁开度测量的一个例子。信号质量的测试还可以 辅 助 用 户 进 行 内 存 参 数 的 配 置 , 比 如 高 速 的 D D R 芯 片 都 提 供 有 O D T ( O n D i e Termination)的功能,用户可以通过软件配置改变内存芯片中的匹配电阻,并分析对信号质 量的影响。
除了一致性测试以外,DDR测试软件还可以支持调试功能。比如在某个关键参数测试 失败后,可以针对这个参数进行Debug。此时,测试软件会捕获、存储一段时间的波形并进 行参数统计,根据统计结果可以查找到参数违规时对应的波形位置, DDR4 和 LPDDR4 一致性测试应用软件提供了多种可以简化设计验证的关键功能。信息化DDR一致性测试安装

DDR5的接收端容限测试
前面我们在介绍USB3 . 0、PCIe等高速串行总线的测试时提到过很多高速的串行总线 由于接收端放置有均衡器,因此需要进行接收容限的测试以验证接收均衡器和CDR在恶劣 信 号 下 的 表 现 。 对 于 D D R 来 说 , D D R 4 及 之 前 的 总 线 接 收 端 还 相 对 比 较 简 单 , 只 是 做 一 些 匹配、时延、阈值的调整。但到了DDR5时代(图5 . 19),由于信号速率更高,因此接收端也 开 始 采 用 很 多 高 速 串 行 总 线 中 使 用 的 可 变 增 益 调 整 以 及 均 衡 器 技 术 , 这 也 使 得 D D R 5 测 试 中必须关注接收均衡器的影响,这是之前的DDR测试中不曾涉及的。 PCI-E测试DDR一致性测试方案商完整的 DDR4调试、分析和一致性测试.

DDR数据总线的一致性测试
DQS (源同步时钟)和DQ (数据)的波形参数测试与命令地址总线测试类似,比较简 单,在此不做详细介绍。对于DDR1, DQS是单端信号,可以用单端探头测试;DDR2&3 DQS 则是差分信号,建议用差分探头测试,减小探测难度。DQS和DQ波形包括三态(T特征,以及读数据(Read Burst)、写数据(Write Burst)的DQS和DQ的相对时序特征。在 我们测试时,只是捕获了这样的波形,然后测试出读、写操作时的建立时间和保持时间参数 是不够的,因为数据码型是变化的,猝发长度也是变化的,只测试几个时序参数很难覆盖各 种情况,更难测出差情况。很多工程师花了一周时间去测试DDR,却仍然测不出问题的关 键点就在于此。因此我们应该用眼图的方式去测试DDR的读、写时序,确保反映整体时序情 况并捕获差情况下的波形,比较好能够套用串行数据的分析方法,调用模板帮助判断。
DDR系统设计过程,以及将实际的设计需求和DDR规范中的主要性能指标相结合,我们以一个实际的设计分析实例来说明,如何在一个DDR系统设计中,解读并使用DDR规范中的参数,应用到实际的系统设计中。某项目中,对DDR系统的功能模块细化框图。在这个系统中,对DDR的设计需求如下。
整个DDR功能模块由四个512MB的DDR芯片组成,选用Micron的DDR存诸芯片MT46V64M8BN-75。每个DDR芯片是8位数据宽度,构成32位宽的2GBDDR存诸单元,地址空间为Add<13..0>,分四个Bank,寻址信号为BA<1..0>。 DDR地址、命令总线的一致性测试。

D D R 5 的 接 收 端 容 限 评 估 需 要 通 过 接 收 容 限 的 一 致 性 测 试 来 进 行 , 主 要 测 试 的 项 目 有 D Q 信 号 的 电 压 灵 敏 度 、 D Q S 信 号 的 电 压 灵 敏 度 、 D Q S 的 抖 动 容 限 、 D Q 与 D Q S 的 时 序 容 限、DQ的压力眼测试、DQ的均衡器特性等。
在DDR5的接收端容限测试中,也需要通过御用的测试夹具对被测件进行测试以及测试前的校准。展示了一套DDR5的DIMM条的测试夹具,包括了CTC2夹具(ChannelTestCard)和DIMM板(DIMMTestCard)等。CTC2夹具上有微控制器和RCD芯片等,可以通过SMBus/I²C总线配置电路板的RCD输出CA信号以及让被测件进入环回模式。测试夹具还提供了CK/CA/DQS/DQ/LBD/LBS等信号的引出。 DDR3 和 LPDDR3 一致性测试应用软件。信息化DDR一致性测试安装
DDR、DDR2、DDR3 和 DDR4 设计与测试解决方案;信息化DDR一致性测试安装
由于DDR4的数据速率会达到3.2GT/s以上,DDR5的数据速率更高,所以对逻辑分析仪的要求也要很高,需要状态采样时钟支持1.6GHz以上且在双采样模式下支持3.2Gbps 以上的数据速率。基于高速逻辑分析仪的DDR4/5协议测试系统。图中是通过 DIMM条的适配器夹具把上百路信号引到逻辑分析仪,相应的适配器要经过严格测试,确 保在其标称的速率下不会因为信号质量问题对协议测试结果造成影响。目前的逻辑分析仪可以支持4Gbps以上信号的采集和分析。信息化DDR一致性测试安装
DDR 规范的 DC 和 AC 特性 对于任何一种接口规范的设计,首先要搞清楚系统中传输的是什么样的信号,也就是驱动器能发出什么样的信号,接收器能接受和判别什么样的信号,用术语讲,就是信号的DC和AC特性要求。 在DDR规范文件JEDEC79R2.pdf的第51页[TABLE6:ELECTRICALCHARACTERISTICSANDDCOPERATINGCONDITIONS]中对DDR的DC有明确要求:VCC=+2.5V+0.2V,Vref=+1.25V±0.05V,VTT=Vref±0.04V. 在我们的实际设计中,除了要精确设计供电电源模块之外,还需要对整个电源系统...