企业商机
数字信号测试基本参数
  • 品牌
  • 克劳德
  • 型号
  • 数字信号测试
数字信号测试企业商机

数字信号的建立/保持时间(Setup/HoldTime)

不论数字信号的上升沿是陡还是缓,在信号跳变时总会有一段过渡时间处于逻辑判决阈值的上限和下限之间,从而造成逻辑的不确定状态。更糟糕的是,通常的数字信号都不只一路,可能是多路信号一起传输来一些逻辑和功能状态。这些多路信号之间由于电气特性的不完全一致以及PCB走线路径长短的不同,在到达其接收端时会存在不同的时延,时延的不同会进一步增加逻辑状态的不确定性。

由于我们感兴趣的逻辑状态通常是信号电平稳定以后的状态而不是跳变时所的状态,所以现在大部分数字电路采用同步电路,即系统中有一个统一的工作时钟对信号进行采样。如图1.5所示,虽然信号在跳变过程中可能会有不确定的逻辑状态,但是若我们只在时钟CLK的上升沿对信号进行判决采样,则得到的就是稳定的逻辑状态。 数字此案好的上升时间(Rising Time);福建数字信号测试销售价格

福建数字信号测试销售价格,数字信号测试

理想的跳变位置。抖动是个相对的时间量,怎么确定信号的理想的跳变位置对于 抖动的测量结果有很关键的影响。对于时钟信号的测量,我们通常关心的是时钟信号是否 精确地等间隔,因此这个理想位置通常是从被测信号中提取的一个等周期分布时钟的跳变 沿;而对于数据信号的测量,我们关心的是这个信号相对于其时钟的位置跳变,因此这个理 想跳变位置就是其时钟有效沿的跳变位置。对于很多采用嵌入式时钟的高速数字电路来 说,由于没有专门的时钟传输通道,情况要更复杂一些,这时的理想跳变位置通常是指用一 个特定的时钟恢复电路(可能是硬件的也可能是软件的)从数据中恢复出的时钟的有效跳 变沿。数字信号数字信号测试参考价格数字信号上升时间是示波器中进行上升时间测量例子,光标交叉点指示出上升时间测量的起始点和结束点的位置;

福建数字信号测试销售价格,数字信号测试

抖动的频率范围。抖动实际上是时间上的噪声,其时间偏差的变化频率可能比较  快也可能比较慢。通常把变化频率超过10Hz以上的抖动成分称为jitter,而变化频率低于  10Hz的抖动成分称为wander(漂移)。wander主要反映的是时钟源随着时间、温度等的缓  慢变化,影响的是时钟或定时信号的***精度。在通信或者信号传输中,由于收发双方都会  采用一定的时钟架构来进行时钟的分配和同步,缓慢的时钟漂移很容易被跟踪上或补偿掉, 因此wander对于数字电路传输的误码率影响不大,高速数字电路测量中关心的主要是高  频的jitter。

采用这种时钟恢复方式后,由于CDR能跟踪数据中的 一 部分低频抖动,所以数据传输 中增加的低频抖动对于接收端采样影响不大,因此更适于长距离传输。(不过由于受到环路 滤波器带宽的限制,数据线上的高频抖动仍然会对接收端采样产生比较大的影响。)

采用嵌入式时钟的缺点在于电路的复杂度增加,而且由于数据编码需要一些额外开销,降低了总线效率。

随着技术的发展,一些对总线效率要求更高的应用中开始采用另一种时钟分配方式,即前向时钟(ForwardClocking)。前向时钟的实现得益于DLL(DelayLockedLoop)电路的成熟。DLL电路比较大的好处是可以很方便地用成熟的CMOS工艺大量集成,而且不会增加抖动。

一个前向时钟的典型应用,总线仍然有单独的时钟传输通路,而与传统并行总线所不同的是接收端每条信号路径上都有一个DLL电路。电路开始工作时可以有一个训练的过程,接收端的DLL在训练过程中可以根据每条链路的时延情况调整时延,从而保证每条数据线都有充足的建立/保持时间。 数字设备是由很多电路组成来实现一定的功能,系统中的各个部分通过数字信号的传输来进行信息和数据的交互。

福建数字信号测试销售价格,数字信号测试

采用串行总线以后,就单根线来说,由于上面要传输原来多根线传输的数据,所以其工作速率一般要比相应的并行总线高很多。比如以前计算机上的扩展槽上使用的PCI总线采用并行32位的数据线,每根数据线上的数据传输速率是33Mbps,演变到PCle(PCI-express)的串行版本后每根线上的数据速率至少是2.5Gbps(PCIel.0代标准),现在PCIe的数据速率已经达到了16Gbps(PCIe4.0代标准)或32Gbps(PCIe5.0代标准)。采用串行总线的另一个好处是在提高数据传输速率的同时节省了布线空间,芯片的功耗也降低了,所以在现代的电子设备中,当需要进行高速数据传输时,使用串行总线的越来越多。

数据速率提高以后,对于阻抗匹配、线路损耗和抖动的要求就更高,稍不注意就很容易产生信号质量的问题。图1.10是一个典型的1Gbps的信号从发送端经过芯片封装、PCB、连接器、背板传输到接收端的信号路径,可以看到在发送端的接近理想的0、1跳变的数字信号到达接收端后由于高频损耗、反射等的影响,信号波形已经变得非常恶劣,所以串行总线的设计对于数字电路工程师来说是一个很大的挑战。 模拟信号和数字信号的相互转换;数字信号数字信号测试参考价格

数字信号是指用一组特殊的状态来描述信号;福建数字信号测试销售价格

建立时间和保持时间加起来的时间称为建立/保持时间窗口,是接收端对于信号保持在 同一个逻辑状态的**小的时间要求。数字信号的比特宽度如果窄于这个时间窗口就肯定无 法同时满足建立时间和保持时间的要求,所以接收端对于建立/保持时间窗口大小的要求实 际上决定了这个电路能够工作的比较高的数据速率。通常工 作速率高一些的芯片,很短的建 立时间、保持时间就可以保证电路可靠工作,而工作速率低一 些的芯片则会要求比较长的建 立时间和保持时间。

另外要注意的是, 一个数字电路能够可靠工作的比较高数据速率不仅取决于接收端对于 建立/保持时间的要求,输出端的上升时间过缓、输出幅度偏小、信号和时钟中有抖动、信号 有畸变等很多因素都会消耗信号建立/保持时间的裕量。因此一个数字电路能够达到的比较高数据传输速率与发送芯片、接收芯片以及传输路径都有关系。

建立时间和保持时间是数字电路非常重要的概念,是接收端可靠信号接收的**基本要 求,也是数字电路可靠工作的基础。可以说,大部分数字信号的测量项目如数据速率、信号 幅度、眼图、抖动等的测量都是为了间接保证信号满足接收端对建立时间和保持时间的要 求,在以后章节的论述中我们可以慢慢体会。 福建数字信号测试销售价格

与数字信号测试相关的文章
电气性能测试数字信号测试 2025-02-16

基本上可以看到数字信号的频域分量大部分集中在1/7U,这个频率以下,我们可以将这个频率称之为信号的带宽,工程上可以近似为0.35/0,当对设计要求严格的时候,也可近似为0.5/rro 也就是说,叠加信号带宽(0.35/。)以下的频率分量基本上可以复现边沿时间是tr的数字时;域波形信号。这个频率通常也叫作转折频率或截止频率(Fknee或cutofffrequency) *信号的能量大部分集中在信号带宽以下,意味着我们在考虑这个信号的传输效应时,主要关注比较高频率可以到信号的带宽。 所以,假如在数字信号的传输过程中可以保证在信号的带宽(0.35亿)以下的频率分量(模拟信号)经...

与数字信号测试相关的问题
信息来源于互联网 本站不为信息真实性负责